10大优享服务
62项会员特权

数字电路设计基本要求

发布时间:2021-12-01 12:45:19     阅读次数:13082次     评论数:0次
    每一项工作都有自己的基本要求。像机壳低、信号低的电位波动会是在成数字系统误动作的重要原因。数字和模拟设备的发射和敏感特性是不同的,一般不能用对模拟电路滤波的方法来实现数字信号电磁兼容。例如,模拟电路通常产生窄带干扰,并常常对连续波干扰敏感;数字电路常常产生宽带干扰,并对尖峰脉冲干扰敏感。控制数字电路的发射和敏感所采用的屏蔽、滤波的范围和程度要根据数字电路单元的性能、电路元器件的速率来决定。
数字电路设计基本要求
    数字系统误动作的重要原因中,绝大多数起因于机壳地、信号地的电位波动。集成电路OV端电位发生变化时,它的工作状态便不稳定,从而影响下一级输入端状况,下一级也会不稳定n OV线电位的变化是接地线自有电感和直流电阻所致,数字电路设计原则 洗柽电路功能允许的最慢的上升时间和下降时间,以限制产生不必要的高频分量避免产生和使用不必要的高逻辑电平。

    如能用SV电平的就不要用12 V电平 时钟频率应在工作允许的条件下选用最低的 防止数据脉冲通过滤波和二次稳压电源耦合到直流电源总线上去 数字电路的输入、输出线不要紧靠时钟或振荡器线、电源线等电磁热线,也不要紧靠复位线、中断线、 控制线等脆弱信号线 在低阻抗点上连接数字电路的输入和输出端,或用阻抗变换缓冲级 严格限制脉冲波形的尖峰、过冲和阻尼振荡 用脉冲变压器,应是有屏蔽的 对电源线、控制线去耦,以防止外部干扰进入 不要用长的、非屏蔽的信号线.

    印制线长度达每纳秒上升时间大约5 cm就要考虑匹配端接 光电隔离器对差模干扰有抑制效果,而对共模干扰却没有明显作用 制导线的电感分量在产生公共阻抗耦合方面起着主导作用。电源线,尤其地线条要尽量粗、短 对有暂态陡峭电源电流器件和易受电源噪声影响器件,要在其近旁接人高频特性好的电容器去耦 在每个印制板电源人口处装1个LCL构成的T型滤波器防止来自电源的冲击输入用屏蔽网(编织带)和铁氧体夹卡改善扁平电缆的抗干扰性能。

    从2层印制电路板改为多层印制电路板,很容易使发射和抗扰度性能提高10倍 时钟频率大于5 MHz或者脉冲上升时间小于5 ns,宜于选择多层电路板 手工布关键线(时钟、高速重复控制信号、复位线、中继线、I/O线等)o若用自动布线必须仔细检查和修改违背电磁兼容控制的地方
本文地址:
来源:一品威客,转载须经版权人书面授权并注明来源

留言(0

↓展开留言

该攻略尚无留言记录